VLSI/FPGA 設計 P1:CMOS 閘與算術資料通路

奠定 SOC 和 FPGA 設計的基礎

從這 6 小時的課程,你會學到

  • CMOS 閘電路基礎理論
  • 使用 CMOS 電晶體建構任意邏輯閘電路
  • 影響單元延遲 (PVT) 的因素
  • 鎖存器和 DFF 的特性
  • 深入了解建立/保持時間
  • 加法器架構(漣波加法器、進位選擇加法器、超前進位加法器、樹狀加法器)
  • 利用加法器架構最佳化設計
  • 實數和任意數學函數的算術運算
  • 透過 Udemy 問答系統獲得技術支持

要求

  • 具備數位基礎知識
  • 掌握基礎 C 或 C++ 程式語言

課程說明

請聯絡 SKY(DM 或發送電子郵件至 siliconthink@126.com)以取得 12.99 美元的特價優惠。

本章是設計 SOC 和 FPGA 的基礎,這些是摩天大樓的基石。第一章內容:

1:CMOS 閘的行為與特性:開關模型、轉換時間、延遲時間、PVT 角。

2:使用 CMOS 閘建立基本邏輯功能閘:與非閘、或非閘、異或閘、多工器。

3:使用基本邏輯閘建立算術資料通道:加法器、減法器、乘法器和除法器。學習它們背後的硬體架構思想,並利用它們來優化您的設計。

註冊後,您可以透過 Udemy 的問答系統獲得技術支援。

讓我們攜手共進,共創成功。

注意:

這是數位積體電路和 FPGA 設計課程的第一章。

在整個課程中,我將介紹數位積體電路FPGA 設計的基礎知識,並包含 12 個以上的程式設計練習和 3 個課程專案

理論部分:MOS 電晶體 -> 邏輯單元 -> 算術資料路徑 -> Verilog 語言 -> 常用硬體功能塊和架構 -> STA -> 晶片上匯流排 (APB/AHB-Lite/AXI4) -> 低功耗設計 -> DFT -> SOC(MCU 等級)。

功能塊和架構:FSM、管線、仲裁器、CDC、sync_fifo、async_fifo、乒乓、帶控制的管線、滑動視窗、管線冒險和前向路徑、脈動。

專案:具有簡單介面的 SHA-256 演算法、具有 APB/AXI 介面的 SHA-256 演算法、具有 APB/AXI 介面的 2D DMA 控制器。

在講解完每個硬體架構後,我會給你一個程式設計練習,並附上參考程式碼。程式設計難度從幾行開始,到五十行、一百多行,再到兩百行左右。最終的大型專案程式碼量將超過一千行。

我想這些應該是你進入這個領域需要掌握的必備知識和技能。

我會盡力解釋 what-> how-> why,並鼓勵你在本課程中做得更好。

請瀏覽我在 Udemy 的主頁,以取得本課程各章節的相關資訊。

目標受眾

  • 電子工程專業高年級本科生及以上
  • IC設計/驗證工程師,0~2年經驗

講師簡介

SKY SiliconThink 資深工程師

擁有13年以上VLSI及FPGA設計經驗,專注於影像及視訊處理、JPEG/H.264/H.256編解碼器IP架構及設計,以及視訊處理SOC設計;

自2019年起開設理論與實務結合的網路課程;

已幫助1,200多位研究生進入中國VLSI/FPGA設計產業;

期待您的報名,希望您能喜歡。

字幕:英文

  • 想要了解如何將英文字幕自動翻譯成中文? 請參考這篇 How-To

  • Udemy 永久擁有課程 許多課程約 NT400(點擊連結看更多)
  • 年訂閱每月 NT350 🌈 悠遊 Udemy 的 26000+ 門課,最大化學習 ( 原價 NT635/月 )
  • Udemy 現在越來越多課程有中文字幕,請參考 Soft & Share 中文線上課程
  • 手機上點選優惠連結看到的價格比電腦上看到的貴
  • $代表當地貨幣, 如在台灣為 NT
  • 點選”報名參加課程”有可能因瀏覽器 cookies 轉久一點或回報錯誤而無法連上,請稍等刷新或重新點選就會出現

報名參加課程

Sponsored by Udemy


也許你會有興趣

不受 FB 演算法影響,歡迎透過 e-mail 訂閱網站更新

發表迴響

這個網站採用 Akismet 服務減少垃圾留言。進一步了解 Akismet 如何處理網站訪客的留言資料

由 WordPress.com 建置.

Up ↑

探索更多來自 Soft & Share 的內容

立即訂閱即可持續閱讀,還能取得所有封存文章。

Continue reading